
二、計算機組成原理類
HLTD-B1計算機組成原理及數字邏輯電路
產品介紹:
實驗系統特點:
1、HLTD-B1計算機組成原理實驗系統采用單板式結構,計算機模型簡單、實用。計算機模型分為數據通路、控制器(包括時序電路)、控制臺、用戶自定義區四部分,劃分清晰,各部分之間采用可插、拔的導線連接,控制器和數據通路之間也采用開關選擇方法,只需接少量的導線進行實驗。接線采用自鎖緊累接方式,接線可靠。
2、上端軟件簡單使用,非常方便用戶使用,數據通路實驗也可以用軟件進行實驗,理解后再在實驗臺實驗。詳細說明請點擊頂部“ZKXD-B1計算機組成原理實驗系統詳細介紹” 查看。
3、本機指令系統采用4位指令操作碼,容納16條指令,已實現了加、減、與、存數、取數、轉移、條件轉移、停機、開中斷、關中斷和中斷返回等12條指令,其他指令備用。
4、數據通路采用雙端口存儲器作為主存儲器,實現了數據總線和指令總線雙總線體制,能實現指令流水性能。
5、數據通路中的運算器采用兩片74LS181實現,寄存器堆采用采用一片ispLSI1016/E構成,設計新穎。運算器能完成多種邏輯運算和算術運算。寄存器堆內含4個8位寄存器,能同時進行兩個端口讀、一個端口寫操作。
6、控制器有微程序控制器或者組合邏輯控制器兩種類型,每種類型又有流水和非流水兩種方案。出廠時提供的控制器是微程序控制器。由于控制器和數據通路之間采用可插、拔的導線連接,使用時學生可用自己的控制器代替。學生設計的微程序控制器可以是常規微程序控制器,也可以是流水微程序控制器。
7、實驗臺上提供了1片在系統編程芯片CPLD, ISP器件具有在 系統編程的特點,學生在PC計算機上設計完成自己的常規硬布線邏輯 控制器或者流水硬布線邏輯控制器后,通過下載電纜下載到實驗臺上的CPLD中,CPLD就構成了新的控制器,用它代替原有的控制器實現對數據通路的控制。實現控制器設計的實驗對學生提高計算機系統綜合設計能力將會有很大幫助。
8、時序電路由1個1MHz晶體振蕩器和2片GAL22V10構成。一條微程序時序上分為4拍。一條組合邏輯指令由4個周期組成,一個周期由4拍組成。
9、控制臺部分包含8個數據開關,用于置數功能;16個雙位開關,用于置信號電平;多個LED指示燈,用于顯示存儲器左地址、右地址、數據總線、指令寄存器、微地址、微標志、進位C、中斷允許標志??刂婆_上還有復位、啟動和中斷三個單脈沖發生器??刂婆_操作有五種操作模式:讀存儲器、寫存儲器、讀寄存器、寫寄存器和啟動程序運行??刂婆_上有單拍、單指令、單步開關,微指令單拍、單指令和單步操作。
10、實驗臺上有一片用戶自選器件實驗區,其中包含了若干雙列直插器件的插座,供用戶做中、小規模器件使用。